Evaluar Conozca los pros y contras de las tecnologías, productos y proyectos que está considerando.

¿Hace Cisco lo suficiente para reducir consumo de energía de la red?

Mejor fuente de poder/ventilación no es suficiente para reducir el consumo de electricidad. Es hora que los proveedores rediseñen chips y empaquetado.

En el centro de datos de la actualidad hay dos problemas principales -los consumos de espacio y de energía. Pero los proveedores de redes --es decir Cisco -- no están haciendo lo suficiente para el cambio. Estos vendedores deben repensar el diseño de chips y el empacado con el fin de reducir el consumo de corriente eléctrica.

Por ejemplo, los productos de Cisco, consumen cantidades extraordinarias de energía en comparación con, por ejemplo, los procesadores de Intel u otros elementos de infraestructura de centros de datos. En NANOG 54, Lawrence J. Wobker,Ingeniero en Técnica de Marketing de Cisco presentó una sesión llamada "Consumo de Energía en Sistemas de Alta-Gama de Enrutamiento" en la cual hizo las siguientes "explicaciones" al consumo extremo de alimentación de red:

  • La densidad de puertos de ruteo está aumentando y esto impulsa más el consumo de energía.
  • A medida que los procesadores de silicio se hacen más grandes, usan más energía y necesitan más ventiladores, creando así un modelo de consumo de potencia no lineal.
  • El consumo de energía del ventilador es variable - los centros de datos a mayor temperatura utilizan más energía para los ventiladores.
  • Las fuentes de poder consumen sólo el 10% de la potencia, mientras tanto, las tarjetas consumen el 70% de la energía total.

Estos puntos son válidos y probablemente correctos, al menos cuando se trata de la estrategia de Cisco de abarrotar cada vez más servicios, características y funciones en las plataformas. Sin embargo, cualquier ingeniero que haya visto el módulo Supervisor C6500 puede dar fe de la gran cantidad de chips y su tamaño físico.

Un servidor Intel tiene sólo unos cuantos chips, mientras Cisco utiliza docenas de ASICs personalizados. Uno se pregunta si esto es necesario. Intel está mejorando la eficiencia de energía - la última generación de procesadores Intel han reducido el consumo de energía en algo así como 150 W por CPU (Paxville) a aproximadamente 95 W en el Core 2 Xeon (Conroe), y hoy alrededor de 80 W para las unidades Core 2 Xeon (Clovertown). Casi el 50% de reducción en los últimos cinco años es un buen esfuerzo.

Intel ha logrado estas reducciones de energía, centrándose en diseños de chips de alta eficiencia energética y sobre todo la reducción de la matriz de producción de silicio de 90 nm (nanómetros) a 22 nm de tamaño actual. Como el proceso del troquel se hace más pequeño, menos energía se consume. En suma, Intel ha reducido drásticamente el número de fichas mediante la agregación de funciones en un solo chip. El caso en cuestión, los últimos procesadores Intel incluyen las interfaces de memoria en el procesador principal en lugar de en el chipset Northbridge.

Sin embargo, Cisco, y la mayoría de los proveedores de silicio de la red, no están dando pequeños dados. Todavía usan la fabricación más vieja y barata de 120 nm y 90 nm. Cisco continúa afirmando que va a desarrollar y fabricar su propio silicio como una parte clave de su estrategia de innovación. Cisco debería ser capaz de utilizar un dado moderno para chip y la actualización de sus diseños para utilizar las técnicas de diseño de baja potencia.

Algunos proveedores de red ya están haciendo progresos. Mientras que el Cisco Nexus 7010 normalmente necesita alrededor de 8 kW, los chasises de Arista Networks 7100 consumen un máximo de 3.8 kW con un chasis completamente cargado y todos los puertos al 100%. Un interruptor aún más reciente, el Gnodal GS0072, puede entregar 72 x 40 puertos Gigabit Ethernet y consumir menos de 1.8 kW basado en sus últimas opciones de generación de embalaje de chips y chips de diseño eficiente.

No es suficiente ofrecer mejores fuentes de poder y ventiladores más eficientes. El consumo de energía real está en el silicio, y eso requiere un compromiso a nuevas habilidades en el proceso de diseño de chips.

Investigue más sobre Red de datos

Inicie la conversación

Envíenme notificaciones cuando otros miembros comenten sobre este artículo.

Por favor cree un Nombre de usuario para poder comentar.

- ANUNCIOS POR GOOGLE

Close